## Práctico 5 - Memorias

**Ejercicio 1:** Indicar si son correctas o no las siguientes afirmaciones, si se intenta realizar una comparación entre distintos sistemas de memoria tecnológicamente diferentes. Justificar su respuesta.

- a. A menor tiempo de acceso, mayor coste por bit.
- b. A menor capacidad, menor coste por bit.
- c. A mayor capacidad, menor tiempo de acceso.
- d. A mayor tiempo de acceso, mayor capacidad. e. A mayor frecuencia de acceso, menor capacidad y mayor coste por bit.
- a. **Verdadero**, ya que si el tiempo de acceso es menor, la memoria es más rápida por lo que consecuentemente es más tecnológica en términos de performance.
- b. **Falso**, puede ser una memoria de poca capacidad pero muy cara en términos tecnológicos.
- c. **Falso**, el tiempo de acceso no está relacionado con la capacidad de la memoria, sino con la tecnología de la misma.
- d. **Verdadero**, si tiene menor tiempo de acceso es lenta, por lo que es una memoria grande.
- e. **Verdadero**, +frecuencia →menor capacidad de memoria →mejor tecnología → mayor coste por bit (es una caché).

**Ejercicio 2:**Considerando un procesador que trabaja a 1.7GHz y los siguientes tiempos de acceso a memoria:

| Memory technology          | Typical access time    | \$ per GiB in 2012 |
|----------------------------|------------------------|--------------------|
| SRAM semiconductor memory  | 0.5–2.5 ns             | \$500-\$1000       |
| DRAM semiconductor memory  | 50-70 ns               | \$10-\$20          |
| Flash semiconductor memory | 5,000-50,000 ns        | \$0.75-\$1.00      |
| Magnetic disk              | 5,000,000-20,000,000ns | \$0.05-\$0.10      |

¿Cuántos ciclos de clock implica leer un dato de caché (SRAM) y de memoria principal (DRAM)?

Frecuencia del procesador →1.7 \* 10<sup>9</sup> ciclos de reloj por segundo.

Acceso a la caché  $\rightarrow 0.5 / (1.7 * 10^9) = 2.94 * 2^-10 y 2.5 / (1.7 * 10^9) = 1.47 * 2^-9.$ 

→Acceso a la caché oscila entre 2.94 y 1.47 ciclos de reloj.

Acceso a la memoria principal  $\rightarrow$  50 / (1.7 \* 10^9) y 70 / (1.7 \* 10^9).

→Acceso a la DRAM oscila entre 2.94 a 3.53 ciclos de reloj.

**Ejercicio 3**: Calcular el tamaño total (en bits) de una caché de mapeo directo de 16KiB (16K x 8 bits) de datos y tamaño de bloque de 4 palabras de 32 bits c/u. Asuma direcciones de 64 bits.

- Area de datos → 16 KiB
- Un bloque → 4 palabras de 32 bits
- Una línea → 4 palabras de 32 bits
- Un address tiene 64 bits.



```
K = 16 KiB / (4 * 32 bits) = 2^14 * 2^3 bits / 2^7 bits = 2^10 \rightarrow1 Kbits.

Bloques = 2^64 bytes (palabras de memoria) / 4(wm / wp) * 4(wp / b) = 2^60 bloques.

Veces = bloques / líneas = 2^60 / 2^10 = 2^50 tag.

\rightarrowTamaño total de la caché: (V + tag + datos).

\rightarrow(V + tag) * líneas + caché datos.

\rightarrow(1 + 50) * 2^10 + 16 KiB.

\rightarrow183296 bits.
```

**Ejercicio 4:** Las memorias caché son fundamentales para elevar el rendimiento de un sistema de memoria jerárquico respecto del procesador. A continuación se da una lista de referencias de acceso a memoria (direcciones de 64 bits) las cuales deben ser consideradas como accesos secuenciales en ese mismo orden. El formato que se utiliza para cada dirección está reducido a sólo 16 bits, solo con fines prácticos:

0x000C, 0x02D0, 0x00AC, 0x0008, 0x02FC, 0x0160, 0x02F8, 0x0038, 0x02D4, 0x00AC, 0x00B0, 0x0160

## Se debe:

- a. Para cada una de estas referencias a memoria, determinar el binario de la dirección de cada palabra (cada palabra de 32 bits), la etiqueta (tag), el numero de linea (index) asignado en una cache de mapeo directo, con un tamaño de 16 bloques de 1 palabra c/u. Además liste qué referencias produjeron un acierto (hit) o un fallo (miss) de caché, suponiendo que la cache se inicializa vacía.
- b. Para cada una de estas referencias a memoria, determinar el binario de la dirección de cada palabra (cada palabra de 32 bits), la etiqueta (tag), el numero de linea (index) asignado en una cache de mapeo directo, con un tamaño de 8 bloques de 2 palabra c/u. Además liste qué referencias produjeron un acierto (hit) o un fallo (miss) de caché, suponiendo que la cache se inicializa vacía.



**Ejercicio 5:** Un computador tiene una memoria principal de 64K bytes y una memoria caché de 1K bits para datos. La memoria caché utiliza correspondencia (mapeo) directa, con un tamaño de línea de 4 palabras de 16 bits c/u. Obtener:

- a. ¿Cuántos bits hay en los diferentes campos del formato de dirección de memoria principal?
- b. ¿Cuántas líneas contiene la memoria caché?
- c. ¿Cuántos bits hay en cada línea de la memoria caché y cómo se dividen según su función?



**Ejercicio 6:** Una caché asociativa por conjuntos consta de 64 líneas, dividida en 4 vías. La memoria principal contiene 4K bloques de 128 palabras cada uno. Muestre el formato de dirección de memoria principal suponiendo que cada palabra es direccionable directamente en memoria.



## **Ejercicio 7:** Considere una CACHÉ con los siguientes parámetros:

• Criterio de correspondencia: Asociativa por conjuntos

• Asociatividad (N-vias): 2

• Tamaño de bloque: 2 words

• Tamaño de palabra (word): 32 bits

• Tamaño de la cache: 32K words

• Tamaño de dirección: 32 bits

• Cada palabra es directamente direccionable en memoria

## Responder:

- a. Muestre el formato de dirección de memoria principal.
- b. ¿Cuál es el tamaño de toda el área de Tag de la caché, expresada en bits?
- c. Suponga que cada LÍNEA de la caché contiene además un bit de validación (V) y un tiempo de vida de 8 bits. Cual es el tamaño completo (expresado en bits) de un CONJUNTO de la caché, considerando datos, tags y los bits de status antes mencionados?



**Ejercicio 8:** Sea un sistema con una memoria principal de 1M palabras divididas en 4K bloques, donde cada palabra es direccionable directamente en memoria. Definir el formato de la dirección de memoria principal en los siguientes casos, sabiendo que la memoria caché posee 64 líneas:

- a. Memoria caché con función de correspondencia directa.
- b. Memoria caché con función de correspondencia full-asociativa.
- c. Memoria caché con función de correspondencia asociativa de 8 vías.

